Perancangan IC 3-to-8 Line Decoder dengan menggunakan teknologi HCMOS (High Speed Complementary Metal Oxide Semiconductor)

Main Author: ArnisaStefanie
Format: Thesis NonPeerReviewed Book
Bahasa: eng
Terbitan: , 2009
Subjects:
Online Access: http://repository.ub.ac.id/140028/1/050902962.pdf
http://repository.ub.ac.id/140028/
Daftar Isi:
  • Perancangan ini bertujuan untuk menganalisis dan merancang IC 3–To–8 Line Decoder dengan high speed teknologi dan disipasi daya rendah dengan teknologi HCMOS ( High Speed Complementary Metal Oxide Semiconductor ). Pembuatan gambar rangkaian HCMOS meggunakan software DSCH dan penggambaran layout rangkaian menggunakan software Microwind2 . Pengujian spesifikasi rangkaian menggunakan software PSPICE. Spesifikasi catu tegangan yang digunakan 5V dengan nilai kapasitor kopling = 5p, frekuensi maksimal 25MHz dengan nilai K N = 55μA/V 2 dan K P = 22μA/V 2 sehingga diperoleh nilai average propagation delay = 10ns dan simetris. Spesifikasi hasil simulasi karakteristik alih tegangan (VTC) adalah V IH = 2,89V, V IL = 2,85V, V OH = 5V, V OL = 0V, dengan Noise Margin NM H = 2,11V, NM L = 2,85V. Hasil simulasi waktu tunda pada C L = 15pF, f = 1MHz menurut perbandingan dengan datasheet t PLH = 6,03ns, t PHL = 2,7ns dan T PD = 4,37ns. Power Disipation dan Power Delay Product yang dihasilkan adalah PD = 0,34mW dan PDP = 1,48pJ. IC 3-to-8 Line Decoder HCMOS mempunyai layout tanpa pad I/O dengan luas 3500μm x 300μm dan menggunakan pad I/O dengan luas 17500μm x 17500μm.