Implementasi Discrete Cosine Transform Pada Field Programmable Gate Array

Main Authors: Monangin, Yan Felix; Jurusan Teknik Elektro Fakultas Teknik Universitas Brawijaya, Djuriatno, Waru; Jurusan Teknik Elektro Fakultas Teknik Universitas Brawijaya, Rif'an, Mochammad; Jurusan Teknik Elektro Fakultas Teknik Universitas Brawijaya
Format: application/pdf eJournal
Bahasa: eng
Terbitan: Jurnal Mahasiswa TEUB , 2014
Online Access: http://elektro.studentjournal.ub.ac.id/index.php/teub/article/view/209
Daftar Isi:
  • Pengurangan jumlah perkalian, merupakan suatu cara untuk menghasilkan komputasi cepat Discrete Cosine Transform (DCT). Algoritma 1-D DCT Loeffler merupakan modifikasi dari persamaan 1-D DCT klasik yang mampu meminimumkan penggunaan operasi perkalian dari 64 pengali menjadi 11 pengali. Implementasi DCT ke perangkat keras FPGA Xilinx Spartan 3E dilakukan sebagai upaya efektifitas dan untuk mempercepat proses komputasi. Implementasi dengan FPGA artinya kita merancang sebuah perangkat keras langsung dengan cara mengkonfigurasi unit yang ada di FPGA. Pengkonfigurasian unit yang ada di dalam FPGA dapat dilakukan melalui skematic maupun dengan menggunakan Hardware Description Language (Verilog atau VHDL). Sumber data untuk implementasi DCT menggunakan mikrokontroler dengan operasi interupsi dengan pemicu clock FPGA. Akurasi perhitungan implementasi DCT menunjukkan adanya error yang masih dapat ditoleransi terhadap perhitungan DCT dengan MATLAB. Jumlah slice yang digunakan untuk implementasi unit 2-D DCT pada penelitian ini sebesar 54 % dari total 4656 slices.Kata kunci : Discrete Cosine Transform, Algoritma Loeffler-Ligtenberg-Moschytz, FPGA, VHDL, Xilinx ISE.